# PROVA FINALE DI RETI LOGICHE

Prof. Salice Fabio - Anno 2022/2023

# **Andrea Giangrande**

Codice Persona: 10743167

Matricola: 958433

# **INDICE:**

| 1. | Introduzione                     | 2  |
|----|----------------------------------|----|
| 2. | Architettura                     | 5  |
| 3. | Implementazione e ottimizzazioni | 8  |
| 4. | Test e risultati                 | 9  |
| 5. | Conclusioni                      | 11 |



### 1. INTRODUZIONE

#### Obbiettivo:

Lo scopo del Progetto è la realizzazione di un componente hardware in VHDL che interagisca con una memoria e indirizzi il contenuto di una sua specifica cella in un predeterminato canale di uscita.

# Specifica:

Il modulo presenta cinque ingressi e cinque uscite. Gli ingressi primari sono due, *i\_w* e *i\_start*, entrambi composti da un singolo bit. Gli altri ingressi sono i segnali di clock e reset, *i\_clk* e *i\_rst*, unici per tutto il sistema, e *i\_mem\_data*, segnale che arriva dalla memoria, composto da 8 bit e contenente il dato da mostrare in uscita. Le uscite comprendono i quattro canali di uscita, su cui vengono mostrati i relativi dati, composti da 8 bit ciascuno e denominati *o\_z0*, *o\_z1*, *o\_z2*, *o\_z3*. Gli altri segnali di uscita sono *o\_done*, che comunica la fine dell'elaborazione, ed *o\_mem\_addr*, che comunica alla memoria l'indirizzo della cella da cui estrarre il dato che si cerca.

Il componente dovrà gestire i segnali come segue: quando *i\_start* vale "1", dovrà leggere sincronicamente con il clock il valore di *i\_w*. Tramite i valori raccolti deve individuare il canale di uscita corretto indicato dai primi due bit utili\* letti, e l'indirizzo di memoria dai successivi bit. Una volta comunicato con la memoria, per un solo ciclo di clock il valore di *o\_done* dovrà valere "1", e nello stesso ciclo di clock verrà mostrato sul corretto canale di uscita il dato appena letto da memoria; sugli altri canali dovrà invece essere mostrato l'ultimo valore contenuto durante il precedente ciclo di clock in cui *o\_done* era alto. Se *o\_done* non è

alto allora i canali di uscita devono contenere "0000 0000". Se viene letto in ingresso il segnale di reset alto, allora nel successivo fronte di salita del segnale *o\_done* i canali di uscita non dovranno più tenere conto dei valori contenuti prima del segnale di reset. (\*Nota: con bit "utili" si intendono i bit letti durante i cicli di clock in cui *i\_start* è alto)

# Entity:

L'interfaccia del componente è stata fornita direttamente dal docente ed è la seguente:

```
entity project_reti_logiche is
port (
      i_clk : in std_logic;
      i_rst : in std_logic;
      i start : in std logic;
      i w:in std logic;
      o_z0 : out std_logic_vector(7 downto 0);
      o z1 : out std logic vector(7 downto 0);
      o_z2 : out std_logic_vector(7 downto 0);
      o_z3 : out std_logic_vector(7 downto 0);
      o_done : out std_logic;
      o_mem_addr: out std_logic_vector(15 downto 0);
      i_mem_data: in std_logic_vector(7 downto 0);
      o_mem_we : out std_logic;
      o_mem_en : out std_logic
);
end project_reti_logiche;
```

## Comportamento dei segnali:

Viene ora spiegato come si comportano i vari segnali che fanno parte dell' interfaccia del componente.

*i\_clk* è il segnale di clock, generato dal TestBench.

*i\_rst* è il segnale di reset che inizializza la macchina: quando viene letto in ingresso *i\_rst* con valore "1" allora nel seguente ciclo di clock in cui il segnale *o\_done* ha valore "1", le uscite diverse da quelle specificate dai primi due bit utili di *i\_w* devono mostrare "0000 0000".

- *i\_start* è il segnale generato dal TestBench che, quando il suo valore è "1", segnala l'inizio della sequenza di bit in ingresso da leggere. Può rimanere alto per un minimo di 2 cicli di clock fino ad un massimo di 18 cicli di clock.
- *i\_w* è il segnale in ingresso generato dal TestBench che viene letto quando *i\_start* è alto. La sequenza di bit generata da *i\_w* costituisce per i primi due bit la codifica del canale di uscita su cui mostrare il dato e dal terzo bit in poi (che potrebbe non essere già letto) costituisce l'indirizzo della memoria di cui si vuole leggere il dato da mostrare in uscita.
- **o\_z0, o\_z1, o\_z2, o\_z3** sono i quattro canali di uscita: devono mostrare "0000 0000" fintanto che *o\_done* ha valore "0".
- **o\_done** è il segnale che comunica la fine dell'elaborazione: deve valere "0" fino a quando non si ha il corretto dato da mostrare disponibile. Varrà "1" per un solo ciclo di clock.
- **o\_mem\_addr** è il segnale di 16 bit che contiene l'indirizzo della memoria da cui si vuole leggere il dato.
- *i\_mem\_data* è il segnale di 8 bit che arriva dalla memoria dopo una richiesta di lettura.
- **o\_mem\_en** è il segnale da mandare alla memoria per poter comunicare (leggere e/o scrivere del contenuto) con essa.
- o\_mem\_we è il segnale da mandare alla memoria per poter
   scrivere su di essa. Nel modulo esso non verrà mai considerato in quanto la scrittura in memoria non è necessaria ai fini del
   progetto. Figura 1: Esempio di funzionamento

| Name                  | Value | 0 ns | 200 ns | 400 ns | 600 ns | 800 ns | 1,000 ns    | 1,200 ns       | 1,400 ns        | 1,600 ns | 1,800 ns  2,000 ns |  |  |
|-----------------------|-------|------|--------|--------|--------|--------|-------------|----------------|-----------------|----------|--------------------|--|--|
| le tb_done            | 0     |      |        |        |        |        |             |                |                 |          |                    |  |  |
| > W mem_address[15:0] | 0000  | 0000 |        |        |        |        | X 0001 X 00 | 003 X 0007 X 0 | 00e X 001d X 00 | 3a 0075  | ) 00ea             |  |  |
| le tb_rst             | 0     |      |        |        |        |        |             |                |                 |          |                    |  |  |
| le tb_start           | 0     |      |        |        |        |        |             |                |                 |          |                    |  |  |
| le tb_dk              | 1     |      |        |        |        |        |             |                |                 |          |                    |  |  |
| > W mem_o_data[7:0]   | b5    |      |        |        |        |        |             |                |                 |          |                    |  |  |
| > W mem_i_data[7:0]   | 00    |      |        |        |        |        |             | 00             |                 |          |                    |  |  |
| le enable_wire        | 0     |      |        |        |        |        |             |                |                 |          |                    |  |  |
| le mem_we             | 0     |      |        |        |        |        |             |                |                 |          |                    |  |  |
| > W tb_z0[7:0]        | 00    |      |        |        |        |        |             | 00             |                 |          |                    |  |  |
| > W tb_z1[7:0]        | 00    |      |        |        |        |        |             | 00             |                 |          |                    |  |  |
| > W tb_z2[7:0]        | 00    |      |        |        |        |        |             | 00             |                 |          |                    |  |  |
| > W tb_z3[7:0]        | 00    |      |        |        |        |        | 00          |                |                 |          | 89                 |  |  |
| le tb_w               | 0     |      |        |        |        |        |             |                |                 |          |                    |  |  |

### 2. ARCHITETTURA

Per realizzare il progetto sono stati definiti come prima cosa lo schema di un **datapath** e di una **macchina a stati**. Di seguito i dettagli.

# 1. Datapath:



Figura 2: datapath (semplificato) del modulo

Il datapath mostrato contiene i seguenti registri:

- channel (nel codice rinominato ch per brevità) contiene i due bit di prefisso che indicano il canale di uscita corrispondente.
   In questo registro vengono salvati i primi due bit utili di i\_w ed è controllato dai selettori r1\_load e r2\_load, che permettono l'assegnamento dei bit al MSB ed al LSB di ch.
- *address* (nel codice rinominato *addr* per brevità) è inizializzato con 16 bit di valore "0" e contiene alla fine dell'elaborazione l'indirizzo della memoria di cui si vuole leggere il contenuto. È controllato dal selettore *addr\_sel*; in particolare quando

- *addr\_sel* vale "1" il valore di *i\_w* viene inserito nel LSB del registro e il resto del contenuto viene shiftato a sinistra.
- I registri *tmp0*, *tmp1*, *tmp2*, *tmp3* contengono i valori da mostrare in uscita sui corrispondenti canali. L'assegnamento di *i\_mem\_data* al registro corretto è garantito da un MUX, direttamente dipendente dal registro del canale, *ch*.

Le uscite sono controllate dal selettore *sel\_done*. Esso sarà alto per un solo ciclo di clock, nel quale alle uscite *o\_z0*, ..., *o\_z3* sono assegnati i valori di *tmp0*, ..., *tmp3*, e, nello stesso ciclo di clock, il segnale di *o\_done* è posto a "1".

#### 2. Macchina a stati:



Figura 3: macchina a stati

La macchina a stati sviluppata per il progetto è composta da sei stati. In dettaglio il comportamento di ogni stato:

#### Stato **S1**:

Stato iniziale della macchina; ogni volta che viene letto il segnale di reset alto, la macchina è riportata in questo stato. Inizializza tutti i segnali a "0" e rimane in attesa che  $i\_start$  sia alto; quando avviene, legge il primo bit utile di  $i\_w$  e lo salva nel registro ch(1).

#### <u>Stato **\$2**</u>:

Legge il secondo bit utile di  $i_w$  e lo salva nel registro ch(0). Se  $i_start$  è ancora alto, il prossimo stato sarà **S3**, altrimenti **S4**.

#### Stato **S3**:

Se *i\_start* resta alto per meno di tre cicli di clock, questo stato viene saltato. Altrimenti legge il valore di *i\_w*, lo salva nel registro addr(0) e shifta a sinistra tutti gli altri bit di quest'ultimo registro. Continua questa operazione fintanto che *i\_start* rimane alto (garantito per un massimo di 16 cicli di clock), poi il prossimo stato sarà **S4**.

#### Stato **S4**:

Questo stato abilita la lettura in memoria portando a "1" l'uscita *o mem en*.

### Stato S5:

In questo stato è letto in ingresso il valore di *i\_mem\_data* ed è salvato nei registro corrispondente tra *tmp0, ..., tmp3*.

### Stato **S6**:

Stato finale; il segnale *o\_done* è portato a "1" e i valori contenuti nei registri *tmp0, ..., tmp3* sono mostrati nelle corrispondenti uscite *o\_z0, ..., o\_z3*. Nel ciclo di clock successivo lo stato corrente sarà **S1**.

### 3. IMPLEMENTAZIONE E OTTIMIZZAZIONE

Per quanto riguarda la macchina a stati, la prima bozza del progetto conteneva uno stato in più, che serviva per inizializzare i registri dopo il reset. Il progetto risultava funzionante, ma è stato subito notata la possibilità di rimuovere lo stato "fondendolo" con l'attuale stato di reset **\$1**, che inizialmente era stato sviluppato con il solo scopo di leggere il primo bit utile dal segnale *i\_w*.

Per quanto riguarda il codice del datapath, inizialmente era stato pensato di gestire tutto con un singolo processo. Per questioni di leggibilità e adattabilità del codice si è preferito invece dividere in molteplici processi distinti. Al fine di debugging la scelta si è rivelata conveniente. Una versione contenente un solo processo verrà probabilmente e implementata in seguito a solo scopo di fare pratica, ma non sarà inclusa nella versione finale del progetto.

La versione finale del codice VHDL contiene sette processi, di cui tre per la gestione della macchina a stati e i restanti per la gestione dei segnali e delle uscite. Nella architettura è anche presente del codice non contenuto all'interno di processi. Tale scelta è stata fatta con lo scopo di scrivere del codice più leggibile, semplice e comprensibile possibile.

#### 4. TEST E RISULTATI

Il modulo è sintetizzabile utilizzando l' FPGA xc7a200tfbg484-1.

È stato testato tramite la versione di <u>Vivado 2018</u>, ed ha superato con successo tutti i test che sono stati fatti, nelle modalità "*Behavioral Simulation*" e "*Post-Synthesis Functional Simulation*".

I test sono stati effettuati utilizzando tutti i sette TestBench forniti dai docenti su Webeep. Inoltre, sono state create appositamente altre dieci TestBench al fine di testare il comportamento del modulo progettato nel modo più completo possibile.

# Risultati di maggior interesse:

- Report Utilization:
   La sintesi di Vivado (v 2018) ha richiesto l'utilizzo di 56
   Flip-Flop e 0 Latch (Figura 4).
- Report Timing:
   Il modulo progettato soddisfa ampiamente i requisiti di tempo: a fronte di un limite superiore di 100ns, la sintesi di Vivado (v 2018) ha un tempo di circa 3ns (Figura 5).
- Test di casi particolari:
  Il modulo ha superato con successo simulazioni contenenti casi particolari che potrebbero verificarsi. In particolare, il caso in cui *i\_start* diventi alto subito dopo il reset è di particolare interesse in quanto ha inizialmente causato bug e problematiche, ma è stato in fine risolto e gestito con successo. A seguito è riportato il test effettuato sul TestBench contenente il caso particolare citato; come si può notare è stato gestito correttamente (Figure 6 e 7).

| Site Type             | +<br>  Used<br>+ | i  | Fixed | i | Available | i  | Util% |   |
|-----------------------|------------------|----|-------|---|-----------|----|-------|---|
| Slice LUTs*           | 33               |    | 0     | ı | 134600    | T- | 0.02  |   |
| LUT as Logic          | 33               | Ī  | 0     | i | 134600    | Ī  | 0.02  |   |
| LUT as Memory         | 0                | 1  | 0     | Ī | 46200     | I  | 0.00  |   |
| Slice Registers       | 56               | 1  | 0     | Ī | 269200    | I  | 0.02  |   |
| Register as Flip Flop | 56               | 1  | 0     | Ī | 269200    | I  | 0.02  |   |
| Register as Latch     | 0                | 1  | 0     | Ī | 269200    | I  | 0.00  |   |
| F7 Muxes              | 0                | 1  | 0     | I | 67300     | I  | 0.00  |   |
| F8 Muxes              | 0                | 1  | 0     | I | 33650     | I  | 0.00  |   |
| +                     | +                | -+ |       | + |           | +- |       | ŀ |

Figura 4: utilizzo di Flip Flop e Latch mostrato dopo avere digitato il comando "report\_utilization" nel terminale di Vivado (v 2018).

```
Slack (MET): 97.324ns (required time - arrival time)
```

Figura 5: Slack = (Richiesto – Tempo di esecuzione) mostrato dopo avere digitato il comando "report\_timing" nel terminale di Vivado (v 2018).



Figura 6: Test superato con successo. Il segnale  $i\_start$  è alto subito dopo il reset e la lettura successiva è avvenuta correttamente.



Figura 7: è riportata la simulazione del TestBench completo, mostrando anche i principali segnali del modulo implementato.

### 5. CONCLUSIONI

Di seguito le conclusioni tratte dallo svolgimento del progetto "Prova Finale di Reti Logiche" dell' anno 2022/2023.

Dai test e dalle simulazioni effettuate si evince che il modulo progettato abbia raggiunto con successo gli obbiettivi e gli scopi della specifica, superando i test effettuati con successo. Ha inoltre rispettato i limiti di tempo della specifica, utilizzato un numero ragionevole di componenti hardware (flip-flop) e superato test specifici comprendenti casi di particolare interesse.

Futuri sviluppi potrebbero incentrarsi sull'ottimizzazione e l'efficienza del modulo hardware.

In conclusione, si ritiene di aver sviluppato un componente hardware in grado di risolvere in modo adeguato il problema proposto dalla specifica.